《数字钟电路设计与制作毕业论文.doc》由会员分享,可在线阅读,更多相关《数字钟电路设计与制作毕业论文.doc(21页珍藏版)》请在课桌文档上搜索。
1、摘要现代生活的人们越来越重视起了时间观念,可以说是时间和金钱划上了等号。对于那些对时间把握非常严格和准确的人或事来说,时间的不准确会带来非常大的麻烦,所以以数码管为显示器的时钟比指针式的时钟表现出了很大的优势。数码管显示的时间简单明了而且读数快、时间准确显示到秒。而机械式的依赖于晶体震荡器,可能会导致误差。数字钟是采用数字电路实现对时、分、秒数字显示的计时装置。数字钟的精度、稳定度远远超过老式机械钟。在这次设计中,我们采用 LED 数码管显示时、分、秒,以 24 小时计时方式,根据数码管动态显示原理来进行显示,用 32768MHz 的晶振产生振荡脉冲,定时器计数。在此次设计中,电路具有显示时间
2、的其本功能,还可以实现对时间的调整。数字钟是其小巧,价格低廉,走时精度高,使用方便,功能多,便于集成化而受广大消费的喜爱,因此得到了广泛的使用。关键字关键字:数字钟晶振计数AbstractAbstractModern life of people pay moreand more attention to the concept of time, money and time on the hospital. For those in time and accurately grasp the very strict about or inaccurate, time will bring g
3、reat trouble, so as to displays clock digital tube than the pointer clock showed a lot of advantages. Digital pipe display time is simple and accurate readings, time to seconds. And mechanical dependent on crystal oscillators, may cause errors.A digital clock is used in digital circuit , points and
4、second digital display timer. A digital clock accuracy and stability than old mechanical clock. In this design, we adopt LED digital display tube, minutes and seconds, when in 24 hours time, according to the principle of dynamic display of digital tube to show, with the crystals 32768Hz produce osci
5、llation pulses, timer count. In this design, the circuit has its time, still can realize the function of the time. A digital clock is its small, inexpensive, high precision, easy to use and when, the function is much, facilitate integration by vast consumption, so it has been widely used.KeyKey word
6、s:words:Digital electric clockCounterCrystal oscillator前言集成电路是信息产业和高新技术的核心,是推动国民经济和社会信息化的关键技术。集成电路的产业规模和技术水平已成为国家综合国力的一个重要标志.集成电路有体积小、功耗小、功能多等优点,因此在许多电子设备中被广泛使用。电子钟是人们日常生活中常用的计时工具,而数字式电子钟又有其体积小、重量轻、走时准确、结构简单、耗电量少等优点而在生活中被广泛应用,因此本次设计就用数字集成电路和一些简单的逻辑门电路来设计一个数字式电子钟,使其完成时间及星期的显示功能。本次设计以数字电子为主,分别对 1S 时钟信
7、号源、秒计时显示、分计时显示、小时计时显示、星期计时显示、整点报时及校时电路进行设计,然后将它们组合,来完成时、分、秒及一星期七天的显示并且有整点报时和走时校准的功能。并通过本次设计加深对数字电子技术的理解以及更熟练使用计数器、触发器和各种逻辑门电路的能力。电路主要使用集成计数器,例如 74LS160、CD4518,译码集成电路,例如 74ls48,LED 数码管,分频器电路,例如 CD4060,及各种门电路和基本的触发器等,很适合在日常生活中使用。目录1 1. .设设计计任任务务 72.设计方案的选择与论证 93.系统原理 114.单元电路的设计 134.1 振荡电路 134.2 计数电路
8、154.2.1 60 进制计数器 154.2.2 24 计数器电路 164.3 校时电路 174.4 译码与显示电路 184.5 报时电路 205.整体电路 215.1 电路总图 225.2 元器件列表 236.总结 24致 26参参考考文文献献 271 1. .设设计计任任务务设计一种多功能数字钟,该数字钟具有准确计时,以数字形式显示时、分、秒的时间和校时功能。在电路中,基本功能部分由主体电路实现,它们都要用到振荡电路提供的 1Hz 脉冲信号。在计时出现误差时电路还可以进行校时和校分,为了使电路简单所设计的电路不具备校秒的功能。并且要用数码管显示时、分、秒,各位均为两位显示,扩展部分要有相应
9、的响应电路。任务:1巩固和提高学过的基础理论和专业知识;2提高运用所学专业知识进行独立思考和综合分析、解决实际问题的能力;3培养掌握正确的思维方法和利用软件和硬件解决实际问题的基本技能;4增强对实际电路的认识,掌握分析处理方法,进行试、计算等基本技能的训练,使之具有一定程度的实际工作能力。5掌握科研、资料查询的基本方法以及获取新知识的能力。6促使我们学习和获取新知识,掌握自我学习的能力。7通过参与实际工作,使我们了解社会和工作,具备一定的实际工作能力8通过设计数字电子钟,了解电子钟的工作原理和部构造基本要求:1时间计数器电路采用 24 进制,从 00 开始到 23 后再回到 00;2各用 2
10、位数码管显示时、分、秒;3为了保证计时的稳定及准确,由晶体振荡器提供时间基准信号.2.设计方案的选择与论证1.方案设计一个基本的数字钟电路主要由译码显示器、时,分,秒计数器和定时器组成。干电路系统由秒信号发生器、时、分、秒、计数器、译码器及显示器、电路组成。方案一:首先构成一个 CB555 定时器产生震荡周期为一秒的标准秒脉冲,由 74LS161 采用清零法分别组成六十进制的秒计数器、六十进制分计数器、二十四进制时计数器和七进制的周计数器。使用CB555 定时器的输出作为秒记数器的 CP 脉冲,把秒记数器地进位输出作为分记数器地 CP 脉冲,分记数器的进位输出作为时记数器的 CP 脉冲。使用
11、74LS48 为驱动器, BS201A 数码管作为显示器。方案二:首先构成一个由 32768Hz 的石英晶体振荡器和由 CD4060 构成的分频器构成的产生震荡周期为一秒的标准秒脉冲,由 74LS160 采用清零法分别组成六十进制的秒计数器、六十进制分计数器、二十四进制时计数器和七进制的周计数器。使用由 32768Hz 的石英晶体振荡器和由 CD4060 构成的分频器构成的产生震荡周期为一秒的标准秒脉冲,把秒计数器地进位输出作为分计数器的 CP 脉冲,分计数器的进位输出作为时计数器的 CP 脉冲。使用 74LS48 为驱动器, Dpy Green-CC 数码管作为显示器。方案三:用专用集成电路
12、设计的秒表&时钟电路。应用时钟芯片可以驱动 6 位的 7 段发光二极管显示时间。主要特点是:电路设计容易,计时精确,但成本较高。2.方案论证方案一、方案二和方案三都很正确,但是方案一由 555 定时器构成的多谐振荡器的震荡频率没有方案二中由石英晶体振荡器的震荡频率稳定,而数字钟要求每天计时误差不超过 1s,故方案二比方案一好,另外,方案二所用的元件易于采购,成本也不高,而方案三成本较高。所以选用方案二。3.系统原理数字钟实际上是一个对标准频率1HZ进行计数的计数电路。由于计数的起始时间不可能与标准时间如时间一致,故需要在电路上加一个校时电路,同时标准的 1HZ 时间信号必须做到准确稳定。通常使
13、用石英晶体振荡器电路构成数字钟。图 1所示为数字钟的一般构成框图。图 1 原理框图晶体振荡器电路:晶体振荡器电路给数字钟提供一个频率稳定准确的 32768z 的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。分频器电路:分频器电路将 32768HZ 的高频方波信号经分频后得到 1Hz 的方波信号供秒计数器进行计数。分频器实际上也就是计数器。时间计数器电路:时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为 60 进制计数器,而根据设计要求,时个位和时十位
14、计数器为 24 进制计数器。译码驱动电路:译码驱动电路将计数器输出的 8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。整点报时电路:一般时钟都应具备整点报时电路功能,即在时间出现整点会自动报时,以示提醒.其作用方式是发出连续的或有节奏的音频声波,较复杂的也可以是实时语音提示。4.单元电路的设计数字电子钟的设计方法很多种,例如,可用中小规模集成电路组成电子钟;也可以利用专用的电子钟芯片配以显示电路及其所需要的外围电路组成电子钟;还可以利用单片机来实现电子钟等。在本次设计,电路是由许多单元电路组成的,因此首先必须对各个单元电路进行设计。4.14.1 振荡电路
15、振荡电路振荡电路由石英晶体振荡器和分频器产生 1Hz 时钟脉冲,下面对石英晶体振荡器和分频器两部分进行介绍。1石英晶体振荡器石英晶体的固有频率十分稳定。另外石英晶体的振动具有多谐性,除了基频振动外,还有奇次谐次泛音振动,对于石英晶体,既可利用基频振动,也可利用泛音振动。前者称为基频晶体,后者称为泛音晶体,晶片厚度与振动频率成反比,工作频率越高,要求晶片厚度越薄。将石英晶体作为高 Q 值谐振回路元件接入反馈电路中,就组成了晶体振荡器。 2分频器分频器的作用是将由石英晶体产生的高频信号分频成基时钟脉冲信号和扩展部分所需的频率。在此电路中,分频器的功能主要一是产生标准脉冲信号.在此电路中作为分频器的
16、元件是:CD4518。CD4518 的功能表如下表 1:CD4518 的功能表 振荡器和分频器两部分构成振荡电路,它的电路图如图 2 所示。图 2 晶体振荡器构成的秒脉冲电路输入输出CKCREN上升沿LH加计数LL上升沿加计数下降沿LXXL上升沿上升沿LLHL下降沿保 持XLX全为 L工作原理:如上图所示,电路由 14 级二进制串行计数器CD4060 和晶体、电阻、电容及 BCD 同步加法计数器 CD4518 构成。电路中利用 CD4060 组成两部分电路。一部分是 14 级分频器,其最高分频数为 16384;另一部分是由外接电子表用石英晶体、电阻及电容构成振荡频率为 32768Hz 的振荡器
17、。震荡器输出经 14级分频后在输出端 Q14 上得到 1/2 秒脉冲并送入由 1/2 CD4518构成的二分频器,分频后在输出端 Q1 上得到秒基准脉冲.4.24.2 计数电路计数电路计数器是一种计算输入脉冲的时序逻辑网络,被计数的输入信号就是时序网络的时钟脉冲,它不仅可以计数而且还可以用来完成其他特定的逻辑功能,如测量、定时控制、数字运算等等。在数字钟电路中,时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为 60 进制计数器,而根据设计要求,时个位和时十位计数器为 24 进制计数器。有了时间标准秒信号后,
18、就可以根据60 秒为 1 分、60 分为1 小时、24 小时为 1 天的计数周期,分别组成。将这些计数器适当连接,就可以实现秒、分、时、的计时功能。数字钟的计数电路的设计可以用反馈清零法。当计数器正常计数时,反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实现相应模的循环计数。秒分计数器为 60 进制计数器,小时计数器为 24 进制计数器。实现这两种模数的计数器采用集成计数器74LS160。为十进制计数器,当时进行十进制计数;当时,完成预置数码功能。用于秒钟、分钟、时钟的个位计数时,不需作任何改进。但用于秒钟、分钟的十位计数时,必须逢即 0110进且清零,用于时钟计数时,必须逢即
19、 00100100清零。下面将分别介绍 60 进制计数器和 24 进制小时计数器。 4.2.14.2.1 6060 进制计数器进制计数器首先将两片 74LS160 设置成十进制加法计数器。因为 MR 为同步置数控制端,PE 为异步置零控制端,CET 和 CEP 为计数控制端P0P3 为并行数据输入端 Q0Q3 为输出端 CO 为进位输出端将 CET和 CEP 接高电平。将第一片 74ls160 计数器的进位输出 TC 接到第二片 74LS160 计数器的技术控制端 CET 和 CEP.这样两片计数器最大可实现一百进制的计数器,现要设计一个六十进制的计数器可利用异步置零的方法实现,由于 74LS
20、160 属于异步置数,故当计数器输出2Q3Q2Q1Q0、1Q3Q2Q1Q0=0110、0000时,通过与非门电路形成一置数脉冲,使计数器归零。电路图如下所示M R1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8U1DM 74LS160AMM R1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8U2DM 74LS160AMGND123U3ADM 74LS00MVDDcp 图图 3 3 60 进制计数器电路4.2.24.2.2 2424 计数器电路计数器电路1 电路
21、如图 4 所 示M R1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8U1DM 74LS160AMM R1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8U2DM 74LS160AMGND123U3ADM 74LS00MVDDcp图 4 24 计数器电路二电路的工作原理同理,要设计一个二十四进制的计数器可利用异步置零的方法实现,由于 74LS160 属于异步置数,当计数器输出2Q3Q2Q1Q0、1Q3Q2Q1Q0=0010、0100时,通过与非门电路形成一置数脉
22、冲,使计数器归零。4.34.3 校时电路校时电路一电路如图 5 所示图 5 校时电路二电路的工作原理当重新接通电源或走时出现误差时都需要对时间进行校正。通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。本校时电路的作用是:当数字钟接通电源或者出现误差时,校正时间。校时是数字钟应具有的基本功能。一般电子表都具有时、分、秒等校时功能。为了使电路简单,在此设计中只进行分和小时的校时。数字种启动后,每当数字钟显示与实际时间不符进,需要根据标准时间进行校时。校秒时,采用等待校时。校分、时的原理比
23、较简单,采用加速校时。对校时电路的要 :1在小时校正时不影响分和秒的正常计数 。2在分校正时不影响秒和小时的正常计数 。如图 5 所示,当开关打不按时其一端接的是高电平,因此当通过一个与门和非门之后其输出的是低电平,因此当信号来临时其处于正常计数状态,当开关向下按是其接的是低电平,当产生的 1HZ 的电路输出低电平的时候通过与门和非门之后其输入的是高电平,因此对电路校时或校分时,对开关的状态进行消除抖动处理。4.4 译码与显示电路一电路如图 6 所示BI/RBO4RBI5LT3A07A11A22A36a13b12c11d10e9f15g14VCC16GND8K1f2g3e4d5K6c8DP7b
24、9a10BI/RBO4RBI5LT3A07A11A22A36a13b12c11d10e9f15g14VCC16GND8K1f2g3e4d5K6c8DP7b9a10GNDVCCVCCMR1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8U2MR1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8U1GNDVCC图 6 译码与显示电路二电路的工作原理译码是编码的相反过程,译码器是将输入的二进制代码翻译成相应的输出信号以表示编码时所赋予原意的电路。常用的集成译码器有二进制
25、译码器、二十制译码器和 BCD7 段译码器、显示模块用来显示计时模块输出的结果。 计数器 译码器 驱动器 显示器 计数脉冲 图 7 计数译码显示电路方框图三对电路中的主要元件及功能介绍1译码器 74LS48译码器是一个多输入、多输出的组合逻辑电路。它的工作是把给定的代码进行翻译,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数字分配,存储器寻址和组合控制信号等。译码器可以分为通用译码器和显示译码器两大类。在电路中用的译码器是共阴极译码器 74LS48,用 74LS48 把输入的 8421BCD 码 ABCD 译成七段
26、输出 a-g,再由七段数码管显示相应的数。 74LS48 的管脚图如图 15。在管脚图中,管脚LT、RBI、BI/RBO 都是低电平是起作用,作用分别为:LT 为灯测检查,用 LT 可检查七段显示器个字段是否能正常被点燃。BI 是灭灯输入,可以使显示灯熄灭。RBI 是灭零输入,可以按照需要将显示的零予以熄灭。BI/RBO 是共用输出端,RBO 称为灭零输出端,可以配合灭零输出端RBI,在多位十进制数表示时,把多余零位熄灭掉,以提高视图的清晰度。也可用共阴译码器 74LS248,CD4511。4.54.5 报时电路报时电路电路应在整点前整点报时,即当时间在 59 分 50 秒到 59 分59 秒
27、期间时,报时电路报时控制信号,从而产生报时控制信号。选蜂鸣器为电声器件,蜂鸣器是一种压电电声器件,当其两端加上一个直流电压时酒会发出鸣叫声,两个输入端是极性的,当59 分 59 秒来临时,经过一秒钟的报时达到整点。5.整体电路一个基本的数字钟电路系统主要有秒信号发生器、时、分、秒、计数器、译码器及显示器、电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现组成一个输出 1 秒的标准秒脉冲,将标准秒信号送入秒计数器 。译码显示电路将时、分、秒计数器的输出状态送到七段显示译码器译码,通过七位 LED 七段显示器显示出来。图 8 报时电路电源原理图
28、为:1234+2200uF+220uFVin1GND2Vout378055V6V图 9 电源电路本电源的纹波电压很小,为 0.001V,有时甚至为 0V。满足需要。能向总体电路提供电源总体功能实现图:能显示时、分、秒的时间;小时的计数为24 翻 1,分和秒的计时为 60 进位;能够校时、分;整点报时。220V5.15.1 电路总图电路总图MR1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8U11MR1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8U12MR1P
29、E9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8U9MR1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8Q913Q55Q47Q64Q1015Q121Q76GND8Q132Q814Q143CLK010CLK09RST12CLK111VDD16BI/RBO4RBI5LT3A07A11A22A36a13b12c11d10e9f15g14VCC16GND8K1f2g3e4d5K6c8DP7b9a10BI/RBO4RBI5LT3A07A11A22A36a13b12c11d1
30、0e9f15g14VCC16GND8BI/RBO4RBI5LT3A07A11A22A36a13b12c11d10e9f15g14VCC16GND8BI/RBO4RBI5LT3A07A11A22A36a13b12c11d10e9f15g14VCC16GND8K1f2g3e4d5K6c8DP7b9a10K1f2g3e4d5K6c8DP7b9a10K1f2g3e4d5K6c8DP7b9a10BI/RBO4RBI5LT3A07A11A22A36a13b12c11d10e9f15g14VCC16GND8K1f2g3e4d5K6c8DP7b9a10BI/RBO4RBI5LT3A07A11A22A36a13
31、b12c11d10e9f15g14VCC16GND8U6K1f2g3e4d5K6c8DP7b9a10MR1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND8MR1PE9CET10CEP7CLK2TC15P03Q014P14Q113P25Q212P36Q311VDD16GND88910U14CDM74LS00M564U14BDM74LS00M123U14ADM74LS00Ma1a2a3a4a5a6a7a8a9a10a11a12a13a14a15a16a17a18a19a20a21a22a23a24a1a2a3a4a5a6a7a8a9
32、a10a11a12a13a14a15a16a17a18a19a20a21a22a23a24b1b2b3b1b2b3a6a7VDDGNDGND12U13ADM74LS04Ma14a1534U13BDM74LS04Ma19a22GNDGNDGNDVCCVCCVCCVCCVCCVCCGNDVCCVCCVCCVCCVCCVCCGNDS2SW DPDTS1SW DPDT456U17BM74HC08B1R123U17AM74HC08B1R123U18ADM74LS00M111213U14DDM74LS00Mb4b4a6a7b5b5a14a15VCCVCC12Y1XTAL1MGNDCLK1EN2RESET7
33、Q03Q14Q25Q36U15Acd4518GNDVCCDiode1KQ12N3906LS1SpeakerVCCGNDb5VCC100pFC2Cap5/20pFC1图 10 数字钟电路5.25.2 元器件列表元器件列表表三:元器件列表表三:元器件列表CommentDescriptionFootprintLibRefQuantityCap VarVariable or Adjustable CapacitorC1210Cap Var1CapCapacitorRAD-0.3Cap1DiodeHigh Conductance Fast DiodeDO-35Diode 1N9141Dpy Green-
34、CC7.62 mm Black Surface Green 7-Segment Display: CC, RH DPLEDDIP-10Dpy Green-CC6SpeakerLoudspeakerPIN2Speaker12N3906PNP General Purpose AmplifierTO-92A2N39061Res2ResistorAXIAL-0.4Res244SW DPDTSwitchSOT23-6SW DPDT2DM74LS48NBCD to 7-Segment DecoderN16EDM74LS48N6DM74LS160AMSynchronous Presettable BCD D
35、ecade CounterM16A_NDM74LS160AM6DM74LS04MHex InverterM14A_NDM74LS04M1DM74LS00MQuad 2-Input NAND GateM14A_NDM74LS00M2cd4518Dual BCD Up Counter620-10MC14518BCL1CD4060BCM14-Stage Ripple Carry Binary CounterM16A_NCD4060BCM1M74HC08B1RQuad 2-Input AND GateDIP14M74HC08B1R1XTALCrystal OscillatorR38XTAL16.总结1
36、.遇到的问题及解决在连接六十进制的进位及二十四进制的接法中,要求熟悉逻辑电路及其芯片各引脚的功能,那么在电路出错时便能准确地找出错误所在并及时纠正了.在设计电路中,输出不一定是从 Vo 端口输出,例如六十进制的输出就不是从 Vo 输出,而是从与非门的输出接反向器 74LS00输出来作为下一个计数的输入脉冲。2.设计体会这次对数字钟的设计,让我了解了关于数字钟的原理与设计理念,加强了我们动手、思考和解决问题的能力。在此次的数字钟设计过程中,我更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法,巩固和加强了课本知识.在计数模块上面有以前的经验,设计技术模块很快就得出了正确的结果,
37、虽然跟实验室用得芯片不一样,但原理不一样,我也得出结论,不同的电路可以实现同样的功能,我们应该设计最简单,最经济,最实用的电路。当然这个不一定所有条件都符合,找到一个最大限度满足各种条件的方案是我们设计的目标。认识来源于实践,实践是认识的动力和最终目的,实践是检验真理的唯一标准通过本次毕业设计,我明白了一个道理:无论做什么事情,都必需养成严谨,认真,善思的工作作风.我这毕业设计由于我采用的是数字电路来实现的,所以电路较复杂,但是容易理解.通过这次设计,我还掌握了制 PCB 的一系列步骤,我又掌握了些元器件的用途以及它们的参数、性能。这次的设计电路我用到了计数器、译码器等,通过自己分析和设计更好
38、地运用了它们,而且还学会了它们更多的功能,发现它们的功能远比书上说的多很多,可以利用不同的接法设计出各种各样不同的电路出来。这次设计提高了我理论和实践相结合的能力,增加了把理论用于实践的兴趣,同时也提高了我分析问题和解决问题的能力。没有最好,只有更好。我相信通过这一次的毕业设计之后,我以后会更加努力,用严谨的科学态度去面对一切。认识来源于实践,实践是认识的动力和最终目的,实践是检验真理的唯一标准。参参考考文文献献1康华光.电子技术基础.数字部分 :高等教育,20002顾永杰.电工电子技术实训教程.:交通大学,19993小虎.电工实习I.:中国电力,19964焦辎厚.电子工艺实习教程.:工业大学,19935 坚.电力电子学M.:高等教育,20026宋春荣.通用集成电路速查手册.科学技术,1995吗7高吉祥.电子技术基础实验与课程设计.电子工业,20028吕思忠.数子电路实验与课程设计.工业大学,20019自美.电子线路设计、实验、测试.华中理工大学,200010王琉银.脉冲与数字电路.高等教育出版,198511美M.Morris Mano.Digital Design.:高等教育,200212美 JohnM Yarbrough .DIGITAL LOGIC APPLICATIONS AND DESIGN.:机械工业,2002