《电子技术》考题大全及答案.docx

上传人:夺命阿水 文档编号:1699034 上传时间:2024-11-25 格式:DOCX 页数:33 大小:33.16KB
返回 下载 相关 举报
《电子技术》考题大全及答案.docx_第1页
第1页 / 共33页
《电子技术》考题大全及答案.docx_第2页
第2页 / 共33页
《电子技术》考题大全及答案.docx_第3页
第3页 / 共33页
《电子技术》考题大全及答案.docx_第4页
第4页 / 共33页
《电子技术》考题大全及答案.docx_第5页
第5页 / 共33页
点击查看更多>>
资源描述

《《电子技术》考题大全及答案.docx》由会员分享,可在线阅读,更多相关《《电子技术》考题大全及答案.docx(33页珍藏版)》请在课桌文档上搜索。

1、电子技术考题大全及答案1 .时序这相电路的分析方法有()。A,列写状态方程B、列写驱动方程C,列写状态表D、以上都是2 .用毫优表测出电子电路的信号为()A、平均值B、有效值C.宜流值D,交流值3 .当741.S138的控制信号为01时,该弊成移位寄存器处于()杰。A,左侈B,右移C、保持D,并行置数4 .集成译码器71.S138的3个使能端,只要有一个不满足要求,其八个输出为().A、高电平B、低电平C4C阻D、低阻5 .集成计数器741S192是()计数器。.异步十进制加法B.同步十进制加法C,异步十进制减法D.同步十进制可逆6.集成运放电路引脚如插反,会().会损坏运放。A.将电源极性接

2、反B.输入接反C、输山接反D.接地接反7 .集成译码器的()状杰不对时。译码器无法工作。A、输入端8 .输出谓C、清零端D.使能靖8.由与非门组成的基本RS触发器,当RS为()时,触发器处于不定状态。A、OOB. O1.C. 10I)、119 .时序遗耕电路的椅出端取数加有问题会产生()。.时钟脉冲混乱B、SW无效C、清事端规D、计数模错误10 .品闸管钺发电路所产生的触发脉冲信号必须要()。A、有一定的电位B、有一定的电抗C、有一定的莫率D、有一定的功率11 .锯齿波铀发电路中的锯齿谀是由()时电容器充电以及快速放电产生的。A.矩形波电源B、正弦波电源C、恒压源D、恒流源12 .下列不属于常

3、用稳压电源电子单元电路的功能有()。A、输出电压稳定B、抗干扰能力强C、具有一定过载能力D、波形失真小13 .微分集成运放电路反馈元件采用的是()元件。A.电感B、电阻C,电容D、三极管14 .过零比较器可将蝴入正弦波变换为(3A,三角波B.锯齿波C,尖顶脉冲破D、方波15 .组合逻辑电路常枭用的分析方法有(3M逻辑代数化简B,真值表C、逻辑表达式D、以上都是16 .组合逻辑电路的译码器功能有()。A、变量译码器B.显示译码器C.C码译码器D、以上都是17 .时序逻辑电路的波形图是()。A、各个触发器的椅出班时钟脉冲变化的波形B.各个触发器的输入陂时钟脉冲变化的波形C,各个门电路的输出随时钟脉

4、冲变化的波形D、各个门的输入随时钟脉冲变化的波形18 .移位寄存器可分为().A.左移B.右移C,可逆D,以上都是19.555定时器构成的多谐振蒜电路的脉冲族率由()决定。A、输入信号B.输出信号C电路充放电电阻及电容D、555定时器结构20.当741.S94的控制信号为11时,该桀成移位寄存器处于()状杰.A.左移B.右移C、保持D.并行会数21.当741.S94的Qo经非门的输出与S1.相连时,电路实现的功能为13A、左移扭环形计数器B.右移扭环形计数器C.保持D、并行置数22 .集成译码器741.S42是()译码器。A、变量B、显示C、符号D、二一十进制23 .集成译码器741.S48可

5、点亮()显示悬。A,共阴七段B、共阳七段C、液晶D.等离子24 .集成二一十进制计数器741.S90是()计数器。A、异步二一五一十进制加法B、同步十进制加法C、异步十进制减法D、同步十进制可逆25 .一片集成二一十进制计数器741.160可构成()进制计数器。A、2至10问的任意B、5C. 10D. 226 .集成运放电珞(),会损坏运放.A、电源数值过大B、檎入接反C.输出谓开路Ih输出端与输入端直接相连27 .集成运放电路的()可外接二极管,防止其极性接反。A.电源端B.输入消C.输出谓D接地端28 .集成或非门的多余引脚()时,或非门被封锁。A,悬空B.接高电平C、接低电平D、井接29

6、 .集成或非门被封锁,应检查其多余引脚是否接了()。A、悬空B.高电平C,低电平D、并接30 .由或韭门组成的基本RS触发器,当RS为()时,触发器处于不定状态。A、00B.01C、10D、1131.JK触发器,当JK为()时,触发器处于置1状态.OOB. 01C. IOD. 1132 .时序我辑电路的置数箫有效,则电路为()状态。A、计数B、并行置数C、置1D、清033 .时序援耕电路的集成移位寄存器的移位方向错误,则是()有问题。.移位控制埔B.清零谓C、脉冲端D.输出端34 .晶闸管触发电路所产生的触发脉冲信号必须要()。A,与主电路同步B.有一定的电抗C、有一定的电位I)、有一定的瓶率

7、35 .锯齿被触发电路由锯曲波产生与相位控制.脉冲形成与放大、强触发与输出、()等四个环节组成。.矩形波产生与移相B,尖脉冲产生与移相C、三角波产生与移相D.双窄脉冲产生36 .锯齿波触发电路中双窄脉冲产生环节可在一个周期内发出间隔()的两个窄脉冲。.60。B、90C, 180*D, 12037 .下列不属于常用给出电子单元电路的功能有()。A,取信号能力强B、带负载能力聋C、具有功率放大D,输出电流较大38 .积分集成运放电路反馈元件采用的是()元件。.电阻B、电感C、电容D,二极管39 .滞回比较器的比较电压是()。A、固定的B.随输出电压而变化C,输出电压可正可负D.与输出电压无关10.

8、组合逻辑电路的设计是()。A、根据已有电路图进行分析B,找出对应的输入条件C、根据逻辑结果进行分析D、画出对应的揄出时序图41 .组合逻辑电路的比较器功能为()。A,只是逐位比较B,只是最高位比较C.高位比较有结果,低位可不比较D、只是最低位比较42 .时序逻辑电路的状态表是由()。A、状态方程算出Ik思动方程算出C,触发器的特性方程算出D、时钟脉冲表达式算出43 .数码存储器的操作要分为()部进行。A.4B、3D.644.555定时器构成的单稳态触发器单稳态脉宽由()决定。A、输入信号B.输出信号C,电路电殂及电容D、555定时器结构45.当741S94的控制信号为OO式时,该袋成移位寄存器

9、处于()状态.A.左移B.右移C、保持D,并行置数46.当741.S94的Q3经非门的输出与Sr相连时,电路实现的功能为,左移环形计数器B.右移扭环形计数器C.保持D,并行置数47.集成显示译码器是按()来显示的。A、高电平B.低电平C、字型D,低阻48.集成译码器741.S47可点亮()显示器。A,共阴七段B.共阳七段C、液晶D、等再子49 .集成计数/741.S161是()计数器。A、二进制同步可愤置B、二进制异步可预置C.二进制同步可清零D.二进制异步可清零50 .一片集成二一十进制计数器741.S90可构成()进制计数器。A、2至10问德任意B、5、C、10D、251 .集成运放电路(

10、),会损坏运放.A、输出负载过大B、输出鼎开路C、输出负载过小D.输出谓与输入凿直接相连52 .集成运放电路的珀出端外接()防止负我过大而损坏器件。A、三极管B.二极管C,场效应管D、反串梅压管53 .集成与非门的多余引脚()时,与非门被封锁。A,悬空B,接高电平c、C低电平D、井接54 .臬成与非门被封锁,应检查其多余引脚是否接了()。A,悬空B.高电平C低电平D、并接55 .可控RS触发器,易在CP=I期间出现()现象。A,翻转B、置零C,置1D、空翻56 .时序逻辑电路的清零有效,则电路为()状杰。A、计数B、保持C、置1D、清O57 .JK触发器,当JK为()时,触发器处于置零状态.O

11、OB, O1.C, 10D、H58 .时序建辑电路的数码寄存器结果与输入不同,是()有问题。A.清零滞B.送教谓C、脉冲端D.输出端59 .晶闸管触发电路所产生的触发脉冲信号必须要()。A、有一定的电抗B.有一定的移相范围C.有一定的电位D、有一定的莫率60.锯齿波触发电路由锯告波产生与相位控制、脉冲形成与放大、()、双窄脉冲产生等四个环节组成。A、矩形波产生与移相B、尖脉冲产生与移相C.强触发与输出I).三角波产生与移相61.锯齿波触发电珞中调节恒流源对电容器的充电电流,可以调节()。A.锯齿波的周期B.锯齿波的斜率C,锯齿波的幅值1) .锯齿波的相位62 .()用来观察电子电路信号的波形及

12、数值。A.数字万表B,电子毫优表C.示波器D、信号发生器63 .当集成译吗器741.S138的3个使能造郎满足要求时,其输出谓为()有效。A、高电平B.低电平C,高阻D、低阻64 .两片集成计激器741.S192,最多可构成()进制计数器。A、100B、50C、10D、965 .集成运放电路(),会损坏运放.两输入端电压过亳B.输入电流过大C,两输入端短接D.两输入埔接反66 .集成运放电路的电球端可外接(),防止其极性接反.A、二极管B.三极管C、场效应管D、穗压管67 .集成编码器的()状态不对时,编码器无法工作。A、输入端B.输出谓C、清零端D.控制端68 .集成译码器无法工作,首先应检

13、查()的状态。A、输入端B.输出谓C,清零分D、使能端69 .由与非门组成的可控RS触发器,当RS为()时,触发器处于不定状态。,OOB、O1.C、10D、1170 .JK触发器.当JK为()时,触发器处于鞠榜状态。A、00B、O1.C、10D、1171 .时序这辑电路的计数控制端无效,则电路处于()状态。A,计数B、保持C、置1D、置072 .时序逻辑电路的计数器直接取相应进制数经相应门电路送到()。.异步清零端B、同步清零端C.异步置数端D、同步置数猱73 .晶闸管触发电路所产生的触发脉冲信号必须要().A,有一定的频率B、有一定的电抗C,有一定的宽度Ih有一定的电位74 .锯齿波触发电路

14、由(人脉冲形成与放大、强触发与输出、双窄脉冲产生等四个环节缎成。.锯齿波产生与相位控制B.矩形波产生与移相C、尖脉冲产生与移相D.三角波产生与移相75. 锯齿波触发电珞中的辑击波是由恒流源对()充电以及快速放电产生的。A.电阻器B.蓄电池C、电容器D、电抗器76. 39下列不属于常用输入单元电路的功能有().A、取信号能力也B.抑制干扰能力强C、具有一定信号放大能力D、带负载能力强77. 40下列不属于集成运放电路线性应用的是()A、加法运算电珞B.减法运算电路C、积分电路D.过零比较器78. 41下列不属于集成运放电路非线性应用的是()A、加法运算电路B、滞回比较器C、非过零比较器D、过零比

15、较器79. 42列不能用于构成组合道辑电路的是()A、与非门B、或非门C、异或门D、触发器80. 43下列不属于时序逐楫电路的计数器进制的为()A.二进制计数器B、十进制计数器C、N进制计数器D、脉冲计数器81. 44()用来提供一定波形及数值的信号。A、数字万用表B、电子毫伏表C.示波器D、信号发生器82. 当741.S91的S1.与QO相连时,电路实现的功能为()A、左移环形计数器B,右移环形计数器C,保持D.并行置数83. 集成译码器与七段发光二极管构成(译码器。A,变量B.逻耨状态C、数码显示D、数值84 .时序董辑电路的清雾端有效,则电路为()状态。A、计数B.保持C,置1D、清08

16、5 .下列不属于常用中间电子单元电路的功能有()。A,传输信号能力强B、信号波形失真小C,电压放大能力强D、取信号能力强86 .反相比例运放电路应加的反馈类型是()负反馈。A.电压串联B.电压并联C,电流并联D.电流串联87 .集成运放电路线非性应用要求()。A、开环或加正反馈B.负反馈C.检入信号要大D,输出要加限幅电路88 .组合建轿电路的分析是()。A.根据巳有电路图进行分析B、画出对应的电珞图C、根据凌耕结果进行分析D.画出对应的输出时序图89 .组合援耕电路的编码器功能为()。A.用一位二进制数来表示B.用多位二进制数来表示输入信号C、用十进制数表示输入信号D.用十进制数表示二进制信

17、号90 .时序我耕电路的驱动方程是()。A、各个触发器的输入表达式B.各个门电路的输入表达式C、各个触发器的楠出表达式D,各个门电路的输出表达式91 .时序这辑电路的计数器按与时钟脉冲关系可分为(屋A、加法计数器B、减法计数器C、可逆制计数器D、以上都是92 .下列不展于555定时器构成的单梗.态触发器的典型应用为()。A、脉冲定时B、脉冲延时C、脉冲整形D、计数器93 .当741.S94的控制信号为10时,该集成移位寄存器处于()状杰。A、左移B、右移C、保持D、并行置数94 .当741694的Sr与Q3相连时,电路实现的功能为A、左移环形计数器B、右移环形计数器C、保持D.并行置数.95

18、.当集成译码器741.S138的3个使能端梆满足要求时,其输出端为()有效。A、高电平B.低电平C,高阻D、低阻96 .集成译码器741.S138与适当门电路配合可构成()功能。A、全加法器B.计数器C,编码器D、存储器97 .集成计数器741.S161是()计数器。A、四位二进制加法B,四位二进制减法C,五位二进制加法D、三位二进制加法98 .两片集成计数器741.S161,最多可构成()进制计数器。A、256Ik16C.200D、10099.集成运放电路().会烧坏运放。A、两输入逑电压过高B,输入电流过大C,两输入端短接D、两输入烧接反100 .集成运放电路的两输入端外接()防止输入信号

19、过大而损坏器件.A、三极管B,反并联二极管C,场效应管D、穗压管101 .集成编码器的()状态不对时,编码器无法工作。A、输入端B.输出谓C、清零端D.控制端102.集成编码器无法工作,首先应检查()的状杰。A、输入端B.输出谓C,清零蜡.D.控制端103.由与非门组成的可控RS触发器,当RS为()时,触发器处于不定状态。A、00B.O1.C、10D、11104.JK触发器,当JK为()时,触发器处于保持状态。A、00I1.01C、10D、11105.时序逻辑电路的计数控制端无效,则电路处于()状态A.计数B.保持C、置1D.SO106 .时序逻楫电潞的计数器取相应进制数少一经相应门电路送到(

20、)埔。,异步清零猱B、同步清零端C、异步置数端D、同步置数曜107 .晶闸管触发电路所产生的触发脉冲信号必须要(A、有一定的频率B、有一定的电抗C、有一定的宽度D.有一定的电位108 .锯齿液触发电路由锯齿波产生与相位控制、()、强触发与蝴出、双窄脉冲产生等四个环节组成。.矩形波产生与移相B、脉冲形成与放大C、尖脉冲产生与移相D,三角波产生与移相109 .锯齿波触发电路中的锯齿波是由恒流源对()充电以及快速放电产生的。A、电阻器B.蓄电池C电容器D,电抗器110 .下列不属于常用给人单元电路的功能有()。.取信号能力强B.抑制干扰能力强C、具有一定信号放大能力D.带负载能力强111.下列不属于

21、集成运放电路段性应用的是()。A、加法运算电路B.流法运算电路C.积分电路D.过季比较器112 .下列不属于集成运放电路非线性应用的是()。A、加法运算电路B、滞回比较器C,非过零比较罂D、过挈比较器113 .下列不能用于构成组合遂辑电路的是().A、与非门B、或非门C.异或门D、触发器114 .下列不晨于组合逻辑电路的加法器为().A、半加器B、全加器C,多位加法器D、计数器115 .时序逻辑电路的分析方法有()。,列写状态方程B、列写驱动方程C.列写状态表D、以上都是116 .下列不属于时序逐辑电路的计数器进制的为(,二进制计数器B、十进制计数器C.N进制计数器D、脉冲计数器117.555

22、定时器构成的典型应用中不包含()电路。A,多谐振荡B.施密特振荡C,单稳态振荡D、存储器118 .当741.S94的控制信号为O1.时.该集成移位寄存器处于()状态。A,左移B.右移C、保持D、并行置数119 .当741.S94的S1.与QO相连时,电路实现的功能为()。A.左移环形计数器B.右移环形计数器C、保持D、并行置数120.集成译码器741.S138的3个使能谓,只要有一个不满足要求,其八个输出为().A、高电平B.低电平C.C阻D,低阻121 .集成译码器与七段发光二极管构成()译吗器。A,变量B、B辑状态C.数码显示D、数值122 .集成计数器741.S192是()计数器。A、异

23、步十进制加法B、同步十进制加法C.异步十进制减法D、同步十进制可逆123 .两片集成计数器741.S192,最多可构成()进制计数器。A、100B、50C、10D、9124 .集成运放电珞引脚如插反,会(),会损坏运放。A、将电源极性接反B、输入接反C、输出接反D.接地接反125 .集成运放电路的电源端可外接(),防止其被性接反。A、三极管B.二极管C,场效应管D.糖压管126 .集成译码器的()状态不对时,译码器无法工作。A.输入堵B.输出端C,清零谣D、便能潴127 .集成译码器无法工作,首先应枪查()的状态。A.输入瑞B.输出端C、清零沸D、使能因128 .由与非门组成的基本RS触发器,

24、当RS为()时,触发器处于不定状态。A、OOIk01C.10D、11129.JK触发器,当JK为()时,触发器处于褥转状态。A. 00B. O1.C. IOD. I1.130 .时序逻辑电路的给出端取数如有问遨会产生().A、时钟脉冲混乱B、置数端无效C、清零端无效D.计数模错误131 .时序逻辑电路的计数器更接取相应进制数经相应门电路送到()端。A.异步清零埔B.同步清零端C、异步置数端D,同步置数端132.晶网管触发电路所产生的触发脉冲信号必须要()。.有一定的电位B.有一定的电抗C,有一定的频率D.有一定的功率133 .锯齿波触发电路由()、椒冲形成与放大、强触发与输出、双窄脉冲产生等四个环节组成。A,锯齿波产生与相位控制B、矩形波产生与移相C,尖脉冲产生与移相Ih三角波产生与移相134 .锅S液触发电珞中的锯齿谀是由()对电容器充电以及快速放电产生的。A.短形波电源B.正弦波电源C.恒压源D、恒流源

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 在线阅读 > 生活休闲


备案号:宁ICP备20000045号-1

经营许可证:宁B2-20210002

宁公网安备 64010402000986号