《模拟锁相环实验报告.docx》由会员分享,可在线阅读,更多相关《模拟锁相环实验报告.docx(8页珍藏版)》请在课桌文档上搜索。
1、实验十四 模拟锁相环实验一、 实验目的1、 了解用锁相环构成的调频波解调原理。2、 学习用集成锁相环构成的锁相解调电路。二、 实验容1、 掌握锁相环锁相原理。2、 掌握同步带和捕捉带的测量。三、 实验仪器1、 1号模块 1块2、 6号模块 1块3、 5号模块 1块4、 双踪示波器 1台四、 锁相环的构成与工作原理1、 锁相环路的根本组成锁相环由三局部组成,如图14-1所示,它由相位比拟器PD、低通滤波器LF、压控振荡器VCO三个局部组成一个闭合环路,输入信号为Vi(t),输出信号为V0(t),反应至输入端。下面逐一说明根本部件的作用。图14-1 锁相环组成框图一、 压控振荡器VCOVCO是本控
2、制系统的控制对象,被控参数通常是其振荡频率,控制信号为加在VCO上的电压,故称为压控振荡器,也就是一个电压频率变换器,实际上还有一种电流频率变换器,但习惯上仍称为压控振荡器。二、 鉴相器PDPD是一个相位比拟装置,用来检测输出信号V0(t)与输入信号Vi(t)之间的相位差e(t),并把e(t)转化为电压Vd(t)输出,Vd(t)称为误差电压,通常Vd(t)作为一直流分量或一低频交流量。三、 环路滤波器LFLF作为一低通滤波电路,其作用是滤除因PD的非线性而在Vd(t)中产生的无用的组合频率分量与干扰,产生一个只反映e(t)大小的控制信号Ve(t)。按照反应控制原理,如果由于某种原因使VCO的频
3、率发生变化使得与输入频率不相等,这必将使V0(t)与Vi(t)的相位差e(t)发生变化,该相位差经过PD转换成误差电压Vd(t),此误差电压经LF滤波后得到Vc(t),由Vc(t)去改变VCO的振荡频率使趋近于输入信号的频率,最后达到相等。环路达到最后的这种状态就称为锁定状态,当然由于控制信号正比于相位差,即因此在锁定状态,e(t)不可能为零,换言之在锁定状态V0(t)与Vi(t)仍存在相位差。2、 锁相环锁相原理锁相环是一种以消除频率误差为目的的反应控制电路,它的根本原理是利用相位误差电压去消除频率误差,所以当电路达到平衡状态后,虽然有剩余相位误差存在,但频率误差可以降低到零,从而实现无频差
4、的频率跟踪和相位跟踪。当调频信号没有频偏时,假设压控振荡器的频率与外来载波信号频率有差异时,通过相位比拟器输出一个误差电压。这个误差电压的频率较低,经过低通滤波器滤去所含的高频成份,再去控制压控振荡器,使振荡频率趋近于外来载波信号频率,于是误差越来越小,直至压控振荡频率和外来信号一样,压控振荡器的频率被锁定在与外来信号一样的频率上,环路处于锁定状态。当调频信号有频偏时,和原来稳定在载波中心频率上的压控振荡器相位比拟的结果,相位比拟器输出一个误差电压,如图14-2,以使压控振荡器向外来信号的频率靠近。由于压控振荡器始终想要和外来信号的频率锁定,为达到锁定的条件,相位比拟器和低通滤波器向压控振荡器
5、输出的误差电压必须随外来信号的载波频率偏移的变化而变化。也就是说这个误差控制信号就是一个随调制信号频率而变化的解调信号,即实现了鉴频。图14-2 锁相环 (PLL) 3、 同步带与捕捉带同步带是指从PLL锁定开始,改变输入信号的频率fi向高或向低两个方向变化,直到PLL失锁由锁定到失锁,这段频率围称为同步带。捕捉带是指锁相环处于一定的固有振荡频率fV,并当输入信号频率fi偏离fV上限值或下限值时,环路还能进入锁定,那么称为捕捉带。测量的方法是从J4输入一个频率接近于VCO自由振荡频率的高频调频信号,先增大载波频率直至环路刚刚失锁,记此时的输入频率为fH1 ,再减小fi ,直到环路刚刚锁定为止,
6、记此时的输入频率为fH2,继续减小fi ,直到环路再一次刚刚失锁为止,记此时的频率为fL1 ,再一次增大fi,直到环路再一次刚刚锁定为止,记此时频率为fL2由以上测试可计算得:同步带为:fH1fL1捕捉带为:fH2fL2五、 集成锁相环NE564的介绍下列图为NE564部组成框图。其中限幅器由差分电路组成,可抑制FM信号的寄生调幅;鉴相器(PD)的部含有限幅放大器,以提高对AM信号的抗干扰能力:4、5脚外接电容组成环路滤波器,用来滤除比拟器输出的直流误差电压中的纹波;2脚用来改变环路的增益;3脚为VCO的反应输入端;VCO是改良型的射极耦合多谐振荡器,有两个电压输出端,9脚输出TTL电平,11
7、脚输出ECL电平。VCO部接有固定电阻,只需外接一个定时电容就可产生振荡;施密特触发器的回差电压可通过15脚外接直流电压进展调整, 以消除16脚输出信号的相位抖动。图14-3 NE564部组成框图在本实验中,所使用的锁相环为高频模拟锁相环NE564,其最高工作频率可达到50MHz,采用+5V单电源供电,特别适用于高速数字通信中FM调频信号与FSK移频键控信号的调制、解调,无需外接复杂的滤波器。NE564采用双极性工艺,其部组成框图如图14-3所示,其部电路原理图如图14-4所示。图14-4 NE564部电路原理图1限幅放大器A1为限幅放大器,它主要由原理图中的Q1Q5与Q7、Q8组成PNP、N
8、PN互补的共集共射组合差分放大器,由于Q2、Q3负载并联有肖特基二极管D1、D2,故其双端输出电压被限幅在2VD=0.30.4V左右。因此可有效抑制FM调频信号输入时干扰所产生的寄生调幅。Q7、Q8为射极输出差放,以作缓冲,其输出信号送鉴相器。2相位比拟器(鉴相器)PD部含有限幅放大器,以提高对AM调幅信号的抗干扰能力;外接电容C3、C8与部两个对应电阻(阻值R=1.3k)分别组成一阶RC低通滤波器用来滤除比拟器输出的直流误差电压中的纹波,其截止角频率为。滤波器的性能对环路入锁时间的快慢有一定影响,可根据要求改变C3、C8的值。在本实验电路中,改变W1可改变引脚2的输入电流,从而实现环路增益控
9、制。3压控振荡器VCO压控振荡器是一改良型的射极定时多谐振荡器。主电路由Q21、Q22与Q23、Q24组成。其中Q22,Q23两射极通过12、13脚外接定时电容C,Q21、Q24两射极分别经过电阻R22、R23接电源Q27、Q25。Q26也作为电流源。Q17、Q18为控制信号输入缓冲极。接通电源,Q21,Q22与Q23、Q24双双轮流导通与截止,电容周期性充电与放电,于是Q22、Q23集电极输出极性相反的方形脉冲。根据特定设计,固有振荡频率f与定时电容C的关系可表示为 振荡频率f与C的关系曲线如图14-5所示。VCO有两个电压输出端,其中,VCO01输出TTL电平;VCO02输出ECL电平。输
10、出放大器A2与直流恢复电路A3是专为解调FM信号与FSK信号而设计的。输出放大器A2由Q37、Q38、Q39组成,显然这是一恒流源差分放大电路,来自鉴相器的误差电压由4、5脚输入,经缓冲后,双端送入A2放大。直流恢复电路由Q42、Q43、Q44等组成,电流源Q40作Q43的有源负载。假设环路的输入为FSK信号,即频率在f1与f2之间周期性跳变的信号,那么鉴相器的输出电压被A2放大后分两路,一路直接送施密特触发器的输入,另一路送直流恢复电路A3的Q42基极,由于Q43集电极通过14脚外接一滤波电容,放直流恢复电路的输出电压就是一个平均值直流。这个直流电压VREF再送施密特触发器另一输入端就作为基
11、极电压。假设环路的输入为FM信号,A3用作线性解调FM信号时的后置鉴相滤波器,那么在锁定状态,14脚的电压就是FM解调信号。施密特触发器是专为解调FSK信号而设计的,其作用就是将模拟信号转换成TTL数字信号。直流恢复输出的直流基准电压VREF经R26到Q49基极与被A2放大了的误差电压Vdm分别送入Q49和Q50的基极,Vdm与VREF进展比拟,当Vdm VREF时,那么Q50导通,Q49截止,从而迫使Q54截止,Q55导通,于是16脚输出低电平。当Vdm VREF时,Q49导通,Q50截止,从而迫使Q54导通Q55截止,16脚输出高电平。通过15脚改变Q52的电流大小,可改变触发器上下翻转电
12、平,上限电平与下限电平之差也称为滞后电压VH。调节VH可消除因载波泄漏而造成的误触发而出现的FSK解调输出,特别是在数据传输速率比拟高的场合,并且此时14脚滤波电容不能太大。ST的回差电压可通过10脚外接直流电压进展调整,以消除输出信号TTL0的相位抖动。六、 实验步骤1、 锁相环自由振荡频率的测量将5号板开关S1依次设为“1000,“0100,“0010,“0001即选择不同的定时电容,从TP6处观察自由振荡波形,并填写表14-1。波形频率(MHz)幅度Vp-pS1=1000C=20p19.7593630.66VS1=0100C=47p9.7587061.40VS1=0010C=110p4.
13、4862272.40VS1=0001C=1100p1.1530384.80V表14-12、 同步带和捕捉带的测量1) 将S2设为0010即VCO的自由振荡频率为4.5MHz,并完成下表所示的连线。源端口目的端口连线说明1号模块:输出信号f=4.5MHz,Vp-p=500mV5号模块:P7为PD送入参考信号5号模块:P55号模块:P8将VCO输出送入PD5号模块:P46号模块:P3测量VCO输出信号的频率2用双踪示波器比照观测5号模块信号输入端TP8和VCO输出信号TP6的波形,观察频率的锁定情况,完成表14-2。先按下1号模块上“频率调节旋钮,选择“10档,然后慢慢增大载波频率直至环路刚刚失锁
14、,记此时的输入频率为fH1 ,再减小fi ,直到环路刚刚锁定为止,记此时的输入频率为fH2,继续减小fi ,直到环路再一次刚刚失锁为止,记此时的频率为fL1 ,再一次增大fi,直到环路再一次刚刚锁定为止,记此时频率为fL2由以上测试可计算得:同步带为:fH1- fL1捕捉带为:fH2- fL2频率同 步 带捕 捉 带fL1fL2fH2fH1S1=00011.1523351.1572241.1658261.175942S1=00104.6380724.6410894.7158814.723087S1=01009.98916210.005916210.18916410.199016S1=10001
15、8.62952519.07933319.26933519.709357表14-2注:这里我们只是选取了4.5MHz这个频段做实验,其他三个频段的实验操作步骤根本一样,只需要调整5号模块中S1的拨码方式与输入参考信号的频率即可。3、改变W1的阻值顺时针旋转,阻值变大;逆时针旋转,阻值变小,重做步骤2,在J1处观察VCO输出波形的幅度、同步带、和捕捉带的变化。七、 实验报告要求1. 整理实验数据,按要求填写实验报告2. 完成同步带和捕捉带的测量。频率同 步 带捕 捉 带fL1fL2fH2fH1S1=00011.1523351.1572241.1658261.175942S1=00104.6380724.6410894.7158814.723087S1=01009.98916210.005916210.18916410.199016S1=100018.62952519.07933319.26933519.7093578 / 8